2 つの 256 ビットまたは 128 ビットの float64 ベクトルのパックド・ビット・テストを実行して、ZF フラグを設定します。対応するインテル® AVX 命令は VTESTPD です。
extern __m256 _mm256_testz_pd(__m256 s1, __m256 s2); |
extern __m128 _mm_testz_pd(__m128 s1, __m128 s2); |
s1 |
1 つ目の float64 ソースベクトル |
s2 |
2 つ目の float64 ソースベクトル |
ZF フラグを設定します。ZF フラグは、1 つ目のソースベクトルと 2 つ目のソースベクトルのビット単位の AND (論理積) 演算の結果に基づいて設定されます。対応する VTESTPD 命令は、すべての結果ビットが 0 の場合に ZF フラグを設定します。結果ビットが非ゼロの場合は、ZF フラグをクリアします。
_mm_testz_pd 組み込み関数は、128 ビットの float64 ソースベクトルの結果に応じて ZF フラグを設定します。_m256_testz_pd 組み込み関数は、256 ビットの float64 ソースベクトルの結果に応じて ZF フラグを設定します。
インテル® AVX 命令には、128 ビットの SIMD 命令の機能がすべて含まれています。128 ビットのベクトル長を持つインテル® AVX 命令は、YMM レジスターの上位 128 ビットを 0 に設定します。YMM レジスターの下位ビットは、対応する SIMD XMM レジスターにエイリアスされます。
ZF フラグが設定されている場合は非ゼロ。
ZF フラグが設定されていない場合は 0。
© 1996-2010 Intel Corporation. 無断での引用、転載を禁じます。